MIME-Version: 1.0 Content-Type: multipart/related; boundary="----=_NextPart_01CB1197.44787530" Данный документ является веб-страницей в одном файле, также называемой файлом веб-архива. Если вы видите это сообщение, значит, данный обозреватель или редактор не поддерживает файлы веб-архива. Загрузите обозреватель, поддерживающий веб-архивы, например Windows® Internet Explorer®. ------=_NextPart_01CB1197.44787530 Content-Location: file:///C:/EE09C650/file8000.htm Content-Transfer-Encoding: quoted-printable Content-Type: text/html; charset="us-ascii"
Во=
;просы
к экзамену п=
086;
курсу
"
Организациn=
3;
ЭВМ и систем. &=
#1054;рганизация
ЭВМ."
для
группы К4-12В (весна 2010 =
075;.)
Организ=
;ация
ЭВМ
1. &nb=
sp; Принцип=
;ы
Неймана
построения
ЭВМ. Элемент =
1053;еймана.
Автомат
Неймана.
2. &nb=
sp; Структу=
;ра
классическl=
6;й
ЭВМ.
Назначение
=
80;
взаимосвязn=
0;
ее основных
устройств.
3. &nb=
sp; Машина
Тьюринга.
4. &nb=
sp; Команда
и ее формат.
Взаимосвязn=
0;
формата ком
=
72;нды
и основных
параметров
ЭВМ.
5. &nb=
sp; Системы
кодированиn=
3;
команд.
Структура о
=
76;но-,
двух-, трех-,
четырехадрk=
7;сной
ЭВМ. Естеств=
077;нный
и принудите
=
83;ьный
порядок
выполнения
программы.
6. &nb=
sp; Стекова=
;я
память.
Структура
безадресноl=
1;
ЭВМ.
7. &nb=
sp; Основны=
;е
способы
адресации
операндов: н=
077;посредстве&=
#1085;ный,
прямой
(регистровы
=
81;
и к оператив=
085;ой
памяти),
косвенный
(через
регистр и
через ячейк
=
91;
оперативноl=
1;
памяти),
относительl=
5;ый,
базовый
индексный.
Зависимостn=
0; длины
поля адреса =
080;
времени
выборки
операнда от
способа адр
=
77;сации.
8. &nb=
sp; Цикл
выполнения
команды.
Взаимодейсm=
0;вие
основных
узлов и
устройств
ЭВМ при авто=
084;атическом
выполнении
команды в
трехадреснl=
6;й
ЭВМ.
9. &nb=
sp; Структу=
;ра
IBM PC -
совместимыm=
3;
компьютероk=
4;.
10. Структу=
;ра
микропроцеl=
9;сора
8086, состав и
назначение
его основны
=
93;
блоков.
11. Организ=
;ация
памяти в IBM PC:
физическое
адресное
пространстk=
4;о,
адрес байта,
слова, двойн=
086;го
слова.
12. Символи=
;ческое
и машинное
представлеl=
5;ие
команд.
13. Формат
двухоперанk=
6;ной
команды IBM PC
общего вида.
Назначение
полей
команды
14. Режимы
адресации
операндов в IBM=
PC:
15. Формиро=
;вание
физическогl=
6;
адреса в IBM PC в
реальном
режиме
работы.
16. Формат
команды IBM PC,
использующk=
7;й
непосредстk=
4;енный
операнд.
17. Формат
команды IBM PC,
использующk=
7;й
аккумулятоl=
8;.
18. Дизассе=
;мблировани
=
77;
команд: назн=
072;чение,
этапы.
19. Классиф=
;икация
и формат
команд
переходов IBM PC. i=
3;азначение
и формат
команд
условного
перехода.
Осно=
074;ы
схемотехниm=
5;еской
реализации
ЭВМ
1. &nb=
sp; Системы
логических
элементов.
Основные па
=
88;аметры
логических
элементов.
Условно-гра
=
92;ические
обозначениn=
3;
основных
логических
элементов.
2. &nb=
sp; Этапы
проектировk=
2;ние
логических
схем на элем=
077;нтах
“И-НЕ”,
“ИЛИ-НЕ”.
Быстродейсm=
0;вие
логических
схем.
3. &nb=
sp; h=
4;ешифратор:
назначение,
таблица
истинности.
Условно-гра
=
92;ическое
обозначениk=
7;.
4. &nb=
sp; i=
8;риггер.
Назначение.
Классификаm=
4;ия
триггерных
=
89;хем.
5. &nb=
sp; h=
0;синхронный
двоичный
счетчик.
Назначение.
Временная
диаграмма
работы.
Оценка быст
=
88;одействия.
6. &nb=
sp; i=
6;егистры.
Назначение.
Регистр
хранения. Ре=
075;истр
сдвига.
Условно-гра
=
92;ическое
обозначениk=
7;.
&=
#1059;стройства
ЭВМ
1. &nb=
sp; Устройс=
;тво
управления
(УУ):
назначение,
принципы по
=
89;троения.
2. &nb=
sp; Структу=
;рная
схема УУ с
жесткой
логикой. Реа=
083;изация
датчика
сигналов на
счетчике с д=
077;шифратором
и на
сдвиговом
регистре.
3. &nb=
sp; Структу=
;рная
схема
микропрогl=
8;аммного
УУ.
4. &nb=
sp; Запомин=
;ающие
устройства
(ЗУ):
назначение, =
086;сновные
параметры.
Иерархичесl=
2;ая
структура З
=
59;
современныm=
3;
ЭВМ.
5. &nb=
sp; Построе=
;ние
ЗУ
произвольнl=
6;й
организациl=
0; на
интегральнm=
9;х
микросхемаm=
3;.
6. &nb=
sp; Конвейе=
;рная
организациn=
3;
работы
микропроцеl=
9;сора.
Ступени
конвейера.
7. &nb=
sp; Оценка
производитk=
7;льности
микропроцеl=
9;сора
при конвейе
=
88;ной
организациl=
0;
работы.
8. &nb=
sp; Типы
конфликтов
=
74;
конвейере и
методы умен=
00;шения
их влияния н=
072;
снижение
производитk=
7;льности
микропроцеl=
9;сора.
9. &nb=
sp; Система
управления
памятью.
Статическоk=
7; и
динамическl=
6;е
распределеl=
5;ие
памяти. Стра=
085;ичная
организациn=
3;
памяти.
Виртуальнаn=
3;
память.
10. Система
прерываний. =
053;азначение.
Последоватk=
7;льность
действий ко
=
84;пьютера
при обработ
=
82;е
запросов
прерываний.
Муль=
090;ипрограммн&=
#1072;я
ЭВМ
1. &nb=
sp; Мультип=
;рограммный
режим
работы=
ЭВМ. Процес=
089;
и ресурс в
мультипрогl=
8;аммных
ЭВМ.
2. &nb=
sp; Структу=
;ра
мультипрогl=
8;аммной
ЭВМ и особен=
085;ости
ее
функционирl=
6;вания.
Основные ха
=
88;актеристик=
1080;
работы ЭВМ в
мультипрогl=
8;аммном
режиме.
3. &nb=
sp; Дисципл=
;ины
распределеl=
5;ия
ресурсов в
мультипрогl=
8;аммных
ЭВМ: FIFO, LIFO=
,
круговой
циклическиl=
1;
алгоритм.
4. &nb=
sp; =
1052;ногоочеред=
ная
дисциплина
=
88;аспределен=
1080;я
ресурсов в
мультипрогl=
8;аммных
ЭВМ и ее моди=
1092;икации.
5. &nb=
sp; Режимы
работы
мультипрогl=
8;аммных
ЭВМ: пакетны=
081;,
разделения
времени,
реального в
=
88;емени.
Орга=
085;изация
работы
персональнl=
6;й
ЭВМ
1. &nb=
sp; Стр&=
#1091;ктура
32-разрядного
микропроцеl=
9;сора,
состав
и назначени
=
77;
его основны
=
93;
блоков.
2. &nb=
sp; Организ=
;ация
памяти в
персональнl=
6;й
ЭВМ. Сегмент=
085;ое
преобразовk=
2;ние
адреса в пер=
089;ональной
ЭВМ.
Логический
адрес. Селек=
090;ор.
Дескриптор
сегмента.
Таблицы
дескрипторl=
6;в.
Страничное
преобразовk=
2;ние
адреса. Ката=
083;ог
страниц и
таблица
страниц.
Элемент кат
=
72;лога
страниц и
таблицы стр
=
72;ниц.
Сокращение
потерь
времени на п=
088;еобразован&=
#1080;е
логическогl=
6;
адреса в физ=
080;ческий
при
сегментно-с
=
90;раничной
организациl=
0;
памяти в
персональнl=
6;й
ЭВМ.
3. &nb=
sp; Обработ=
;ка
прерываний
=
74;
персональнl=
6;й
ЭВМ.
4. &nb=
sp; Контрол=
;лер
приоритетнm=
9;х
прерываний. i=
3;азначение.
Порядок
работы.
5. &nb=
sp; Таблица
векторов
прерываний:
назначение,
структура.
6. &nb=
sp; Защита
памяти в
мультипрогl=
8;аммных
ЭВМ.
Назначение. i=
0;лассически=
077;
методы защи
=
90;ы Защита
отдельных
ячеек памят
=
80;.
Метод
граничных
регистров.
Метод ключе
=
81;
защиты
памяти.
7. &nb=
sp; Организ=
;ация
защиты
памяти в
персональнl=
6;й
ЭВМ. Защита
при
управлении
памятью. Защ=
080;та
по привилег
=
80;ям.
8. &nb=
sp; Ввод-выk=
4;од
информации
=
74;
ЭВМ. Проблем=
099;
организациl=
0;
ввода вывод
=
72;
и пути их реш=
1077;ния.
9. &nb=
sp; Организ=
;ация
обмена
информациеl=
1;
между опера
=
90;ивной
памятью и
внешними
устройстваl=
4;и.
Программно-
=
91;правляемая
передача да
=
85;ных
и передача
данных в
режиме прям
=
86;го
доступа к па=
084;яти.
Контроллер
прямого
доступа к
памяти. Назн=
072;чение.
Порядок
работы.
10. Основны=
;е
интерфейснm=
9;е
сигналы шин
=
99; ISA<=
span
style=3D'font-size:12.0pt'>.
В каждыl=
1;
экзаменациl=
6;нный
билет
включается
вопрос:
“Взаимодейl=
9;твие
основных
узлов и
устройств
ЭВМ при
автоматичеl=
9;ком
выполнении
=
82;оманды”
(тип команды
указываетсn=
3;
в билете, нап=
1088;имер,
ADD AX,=
[SI+10h]).